# VxWorks on RISC-V: 切换 LLVM 编译器遇到的一些问题分享







#### VxWorks 7 对 RISC-V 体系架构的支持情况

#### 风河即将在7月17日发布的 VxWorks 7 SR0650 Release 正式支持 RISC-V 体系架构

- 1 支持 RV32I / RV64I 加可选扩展(MAFDC)的任意组合,SV32/SV39/SV48 + ASID MMU
- 2 支持 Workbench 图形化调试内核态及用户态应用程序(单步、断点)
- 3 LLVM 10.0.0 + GNU binutils 2.34 工具链 (GCC 在去年的 EAR 版本中支持,正式版本不再支持)
- 4 支持 QEMU 5.0.0 版本 virt / sifive\_u 进行快速模拟仿真
- 5 支持 OpenSBI v0.7 + U-Boot v2020.07

去年11月底的时候,我们发布过一个支持 RISC-V 的 EAR (Early Access Release) 版本。 当时支持的编译器是 GCC 8.3.0,从今年3月初左右开始切换 LLVM 的工作。

- 1 最开始我们用的是 LLVM 9.0.0,是当时最新的 LLVM release。这个版本是第一个<u>正式支持</u> RISC-V 的 LLVM 编译器。
- 2 9.0.0 这个版本有一些问题,比如下面这个代码:

```
void foo (char* cond)
{
    *cond = 0;
}
$ clang --target=riscv64 -march=rv64imafdc -mabi=lp64d -funwind-tables -c -o a.o a.c
$ ldriscv -m elf64lriscv --oformat=elf64-littleriscv a.o
ldriscv: error in a.o(.eh_frame); no .eh_frame_hdr table will be created
```

另外 LLVM 支持的 -mcmodel 选项名称跟 GCC 不兼容,GCC 使用的 medlow / medany, LLVM 使用 small / medium。

- 3 上面这些问题经我们后来验证,发现在 10.0.0 版本都已经修复了。 LLVM 10.0.0 (3月24日) 正式 release 后,我们大概在4月下旬左右切换到最新的 10.0.0 版本继续开发工作。
- 4 LLVM 在处理初值赋 0 的全局变量的时候,跟 GCC 不一样。GCC 都放到数据段了,而 LLVM 很"聪明"的放到了 bss 段。

Clang 编译带 \_\_builtin\_thread\_pointer() 的代码直接崩溃

我们代码中有如下获取 TP 寄存器值的代码,用到了 \_\_builtin\_thread\_pointer()

```
void * _start()
{
    char * tp = __builtin_thread_pointer();
    return tp;
}
$ clang --target=riscv64 -march=rv64imafdc -mabi=lp64d -c -o a.o a.c
```

2 向 LLVM 社区报告了 bug,详见:

<a href="https://bugs.llvm.org/show\_bug.cgi?id=45303">https://bugs.llvm.org/show\_bug.cgi?id=45303</a>

并且提交了 bug fix (<a href="https://reviews.llvm.org/D76828">https://reviews.llvm.org/D76828</a>) (merged)

clang: note: diagnostic msg: /tmp/tp-86ca29.c clang: note: diagnostic msg: /tmp/tp-86ca29.sh clang: note: diagnostic msg:

^^^^

3 来自 LLVM 社区的 @lenary 和 GCC 社区的 @kito-cheng 讨论后,一致同意 GCC 和 LLVM 对 RISC-V 目标架构支持 \_\_builtin\_thread\_pointer()。

#### Clang 开 O2 优化在某些特定条件下会错误使用 lwu 指令

\$ Idriscy -m elf64lriscy --oformat=elf64-littleriscy -m elf64lriscy a.o -o a.out

```
int _start(int * pAddr)
                                                                           0000000000100b0 <_start>:
                                                                             100b0:
                                                                                       00056583
                                                                                                             a1,0(a0)
                                                                                                     lwu
                                                                             100b4:
                                                                                       80000637
                                                                                                             a2,0x80000
  int val;
                                                                             100b8:
                                                                                       4685
                                                                                                             a3,1
  int count;
                                                                             100ba:
                                                                                       1605272f
                                                                                                     Ir.w.aqrl a4,(a0)
                                                                             100be:
                                                                                       00b71563
                                                                                                             a4,a1,100c8 < start+0x18>
  val = *pAddr;
                                                                             100c2:
                                                                                       1ed527af
                                                                                                     sc.w.aqrl a5,a3,(a0)
  count = val & 0x7FFFFFF;
                                                                             100c6:
                                                                                       fbf5
                                                                                                             a5,100ba < start+0xa>
  __sync_bool_compare_and_swap(pAddr, val, 1);
                                                                                                     addiw a0,a2,-1
                                                                             100c8:
                                                                                       fff6051b
  return count;
                                                                             100cc:
                                                                                       8d6d
                                                                                                             a0,a0,a1
                                                                                                     and
                                                                             100ce:
                                                                                       8082
                                                                                                     ret
$ clang --target=riscv64 -march=rv64imafdc -mabi=lp64d -O2 -c a.c -o a.o
```

全 2 月份的时候,社区有人提交了一个 bug fix:
[LegalizeTypes][RISCV] Correctly sign-extend comparison for ATOMIC\_CMP\_XCHG (https://reviews.llvm.org/D74453)

Backport 这个 fix 后问题得到了解决。

LLVM 10.0.0 引入的优化导致暴露 dynamic linker 的一个 UB 问题 <a href="https://github.com/NetBSD/src/blob/trunk/libexec/ld.elf-so/headers.c#L404">https://github.com/NetBSD/src/blob/trunk/libexec/ld.elf-so/headers.c#L404</a>

40079f6: beqz a2,4007a04 < rtld\_digest\_dynamic+0x314> } else if (use\_pltrela) { obj->pltrela = (const Elf\_Rela \*)(obj->relocbase + pltrel); 40079f8: a4,a0,4007a04 <\_rtld\_digest\_dynamic+0x314> obj->pltrellim = 0; 40079fc: bgeu a1,a0,4007a04 < rtld\_digest\_dynamic+0x314> obj->pltrelalim = (const Elf\_Rela \*)(obj->relocbase + pltrel + pltrelsz); /\* On PPC and SPARC, at least, REL(A)SZ may include JMPREL. 4007a00: begz a3,4007a04 < rtld\_digest\_dynamic+0x314> Trim rel(a)lim to save time later. \*/ 4007a02: a1,136(s1) 410 if (obj->relalim && obj->pltrela && obj->relalim > obj->pltrela && begz s10,4007a0e < rtld digest dynamic+0x31e> 4007a04: obj->relalim <= obj->pltrelalim) 413 obj->relalim = obj->pltrela; 414

**2** 分析一下这个汇编代码,这里 a2 是 obj->rela,而 a3 是 obj->relocbase,直接对应 C 代码里的 obj->relalim 和 obj->pltrela 两个条件。

```
obj->relalim = (const Elf_Rela *)((caddr_t)obj->rela + relasz);
obj->pltrela = (const Elf_Rela *)(obj->relocbase + pltrel );
```

这里的 (caddr\_t) 是 (char \*),所以是指针加上整数。看起来没啥问题,但是为啥进入下面的 if 条件判断的时候,直接变成了 obj->rela 和 obj->relocbase? 原来这里碰到了一个空指针加上非 0 偏移值的未定义行为,编译器这里正好聪明的利用了这个 UB 来做这种优化: if (ptr + offset) {...} => if (ptr) {...} 即编译器认为,如果我们判断一个指针加上一个偏移后的值不为空指针,跟这个指针本身不为空指针是等效的!

3 这个问题在 LLVM 9.0.0 版本不复现,10.0.0 合入了下面这个编译优化的改动最终导致了这个 UB 问题被发现。 [InstCombine] icmp eq/ne (gep inbounds P, Idx..), null -> icmp eq/ne P, null (https://reviews.llvm.org/D66608) GCC 8.3.0 没有暴露这个问题,所以 GCC 的优化还有空间 (?) ☺

禁掉 M 扩展后, LLVM Intrinsics \_\_udivdi3 和 \_\_udivmoddi4 互相调用形成死循环

其实社区早在2019年9月份的时候就有人报告了这个bug: <a href="https://bugs.llvm.org/show\_bug.cgi?id=43388">https://bugs.llvm.org/show\_bug.cgi?id=43388</a>
可惜的是一直没有人处理这个问题。

我们提交了 bug fix (<a href="https://reviews.llvm.org/D80465">https://reviews.llvm.org/D80465</a>) (merged)

#### 禁掉 F 和 D 扩展后,LLVM Intrinsics \_\_fixunsdfdi 调用 \_\_fixunsdfdi 形成死循环

unsigned long long cvt(double x)
{
 return (unsigned long long) x;
}

unsigned long long \_start()
{
 return cvt(2.5);
}

\$ clang --target=riscv64 -march=rv64imac -mabi=lp64 -c a.c -o a.o
\$ ldriscv -m elf64lriscv --oformat=elf64-littleriscv -lllvm a.o -o a.out

```
1016e:
         15d2
                        slli a1,a1,0x34
10170:
         fcb43023
                             a1,-64(s0)
10174:
         454010ef
                        jal ra,115c8 < divdf3>
10178:
         fb5ff0ef
                        jal ra,1012c <__fixunsdfdi>
1017c:
         fca42e23
                        sw a0,-36(s0)
10180:
         fe043503
                            a0,-32(s0)
10184:
         fdc46583
                        lwu a1,-36(s0)
```

00000000001012c < fixunsdfdi>:

2 我们提交了 bug fix 到 LLVM 社区:

[RISCV64] emit correct lib call for fp(double) to ui/si: (https://reviews.llvm.org/D80526) (merged)

#### @asb 大神亲自接受了这个改动:

"Thanks, this looks good to me. I wasn't aware of MakeLibCallOptions and IsSoften - I think I've wanted something like that before."

1 在最新的 LLVM 11.0.0 开发分支上,仍然没有 libunwind 32位 RISC-V 的支持。

只能自己动手了 ^\_^

[RISCV] Support libunwind for riscv32: (https://reviews.llvm.org/D80690)

目前这个 review 正在进行中。

2 -ftrapping-math 引起 clang RISC-V 后端崩溃 这个是测试 -ffast-math 选项发现的。-ffast-math 会使能 -fno-trapping-math,意味着生成的代码不会触发浮点异常(除0错或者溢出等)。

提交了 bug fix 到 LLVM 社区

[RISCV] Do not crash when using -ftrapping-math: (https://reviews.llvm.org/D81391)

同样这个 review 也正在进行中。

### 非 RISC-V 相关的一个 bug: \_\_SOFT\_FP\_\_ ?

#### compiler-rt/lib/builtins/fixunsdfdi.c

```
#ifndef _SOFT_FP__

// Support for systems that have hardware floating-point; can set the invalid

// flag as a side-effect of computation.

#else

// Support for systems that don't have hardware floating-point; there are no

// flags to set, and we don't want to code-gen to an unknown soft-float

// implementation.

#endif
```

2 我们发了一封信到 LLVM 的邮件列表讨论:
\_\_SOFT\_FP\_\_ not defined when building compiler-rt for Soft Float
(http://lists.llvm.org/pipermail/llvm-dev/2020-June/142129.html)

Saleem Abdulrasool 回信说他相信这应该是一个笔误 ... 正确的宏应该是 \_\_SOFTFP\_\_ 因此我们提了一个 bug,详见 <u>https://bugs.llvm.org/show\_bug.cgi?id=46294</u>,并提交了 bug fix (<u>https://reviews.llvm.org/D82014</u>)

### 总结

#### GCC 切换到 LLVM 后

1 性能测试方面,GCC 编译出来的 kernel 和 LLVM 编译出来的 kernel 跑我们的 kernel performance benchmarking 测试结果相差无几。

静态代码尺寸 (text + data + bss) 方面, LLVM 编译出来的 kernel / 用户态应用程序相比 GCC 有小小的增加。

- 2 为什么切换到 LLVM?
  - 维护两套编译器的成本比较高。
  - 同一个可执行程序,可以交叉编译处不同体系架构的目标码,大幅减小我们发布产品二进制文件的大小。

## Q&A

Wind River Press Release for RISC-V



My GitHub Homepage



Bin Meng, VxWorks Engineering Team, Wind River